欢迎来到财会考试题库网 财会考试题库官网
logo
全部科目 > 大学试题 > 工学 > 电子与通信技术 > 数字电路与逻辑设计

多项选择题

‏某电平异步时序逻辑电路的流程表如下表所示,电路中存在非临界竞争的位置有()。

    A.稳态(00,11)输入由00变为01
    B.稳态(11,01)输入由11变为10
    C.稳态(11,11)输入由11变为01
    D.稳态(10,10)输入由10变为11

点击查看答案

相关考题

微信小程序免费搜题
微信扫一扫,加关注免费搜题

微信扫一扫,加关注免费搜题