欢迎来到财会考试题库网 财会考试题库官网
logo
全部科目 > 大学试题 > 工学 > 电子与通信技术 > EDA技术

单项选择题

PLD器件中,()的触发器较多,更适合设计大规模、时序逻辑电路;而()的Pin to Pin延时固定,成本低,保密性好。

    A. FPGA、CPLD
    B. CPLD、FPGA
    C. MCU、FPGA
    D. MCU、CPLD

点击查看答案

相关考题

微信小程序免费搜题
微信扫一扫,加关注免费搜题

微信扫一扫,加关注免费搜题